

#### МИНОБРНАУКИ РОССИИ

Федеральное государственное бюджетное образовательное учреждение высшего образования

## «МИРЭА – Российский технологический университет» РТУ МИРЭА

Институт Информационных Технологий Кафедра инструментального и прикладного программного обеспечения

## ЛАБОРАТОРНАЯ РАБОТА №2

Разработка программно-аппаратного сумматора чисел с плавающей точкой по дисциплине:

Разработка программно-аппаратного обеспечения информационных и автоматизированных систем

Выполнил: Миронов Д. С.

Группа: ИКМО-05-23

Преподаватель: Унгер А.Ю.

**Цель работы:** разработать сумматор чисел с плавающей точкой, использовать 13-битный формат числа с плавающей точкой, где 8 бит мантисса + 4 бита порядок + 1 бит знака = 13 бит. Порядок - величина беззнаковая.

Листинг 1 – код модуля сортировки

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity lab2 is
  Port (a: in STD_LOGIC;
      b: in STD_LOGIC;
      c: in STD LOGIC vector(3 downto 0);
      d: in STD_LOGIC_vector(3 downto 0);
      e: in STD_LOGIC_vector(7 downto 0);
      f: in STD_LOGIC_vector(7 downto 0);
      g:out STD_LOGIC;
      h: out STD_LOGIC;
      i : out STD_LOGIC_vector(3 downto 0);
      j: out STD_LOGIC_vector(3 downto 0);
      k: out STD LOGIC vector(7 downto 0);
      1: out STD_LOGIC_vector(7 downto 0));
end lab2;
architecture Behavioral of lab2 is
begin
       process (a,b,c,d,e,f)
              begin
                      if ((c\&e)>(d\&f)) then
                             g<=a;
                             h \le b;
                             i<=c;
                             j<=d;
                             k<=e;
                             1<=f;
                      else
                             g<=b;
                             h<=a;
                             i <= d;
                             j<=c;
                             k \le f;
                             1<=e:
                      end if:
       end process;
end Behavioral;
```

Листинг 2 – код модуля выравнивания порядков

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
```

```
use IEEE.NUMERIC STD.ALL;
entity lab2_2 is
  Port ( z : in STD_LOGIC_vector(3 downto 0);
      x: in STD_LOGIC_vector(3 downto 0);
      n: in STD_LOGIC_vector(7 downto 0);
      v : out STD_LOGIC_vector(7 downto 0));
end lab2_2;
architecture Behavioral of lab2_2 is
       signal p : unsigned(3 downto 0);
       p \le unsigned(z) - unsigned(x);
       with p select
       v \le n
                                            when "0000",
       "0" & n(7 downto 1) when "0001",
       "00" & n(7 downto 2) when "0010",
       "000" & n(7 downto 3) when "0011",
       "0000" & n(7 downto 4) when "0100",
       "00000" & n(7 downto 5) when "0101",
       "000000" & n(7 downto 6) when "0110",
       "0000000" & n(7) when "0111",
       "00000000" when others;
end Behavioral;
```

#### Листинг 3 – код модуля сложения

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity lab2_sum is
  Port ( g : in STD_LOGIC;
      k: in STD LOGIC;
      n: in STD_LOGIC_vector (7 downto 0);
      v: in STD_LOGIC_vector (7 downto 0);
      sum : out STD_LOGIC_vector (8 downto 0));
end lab2 sum;
architecture Behavioral of lab2_sum is
       signal ot_k, ot_v, ot_sum: unsigned(8 downto 0);
begin
ot_k <= "0" & unsigned(n);
ot_v <= "0" & unsigned(v);
process (g,k,ot_k,ot_v)
begin
if g = k then
       ot sum\leq ot k + ot v;
else
       ot_sum \le ot_k - ot_v;
end if;
end process;
sum <= std_logic_vector(ot_sum);</pre>
end Behavioral;
```

Листинг 4 – код модуля нормализации

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC STD.ALL;
entity lab2 normal is
  Port ( sum : in STD_LOGIC_vector(8 downto 0);
      z: in STD_LOGIC_vector(3 downto 0);
      e: out STD LOGIC vector(3 downto 0);
      fr : out STD_LOGIC_vector(7 downto 0));
end lab2_normal;
architecture Behavioral of lab2_normal is
       signal 1 op : unsigned(2 downto 0);
       signal sum_norm : std_logic_vector(7 downto 0);
begin
        l_{op} \le "000" \text{ when } (sum(7) = '1')
                       else
                       "001" when (sum(6) = '1')
                       else
                       "010" when (sum(5) = '1')
                       else
                       "011" when (sum(4) = '1')
                       else
                       "100" when (sum(3) = '1')
                       else
                       "101" when (sum(2) = '1')
                       else
                       "110" when (sum(1) = '1')
                       else
                       "111";
with 1 op select
        sum norm <= std logic vector(sum(7 downto 0)) when "000",
        std logic vector(sum(6 downto 0)) & "0" when "001",
        std logic vector(sum(5 downto 0)) & "00" when "010".
        std_logic_vector(sum(4 downto 0)) & "000" when "011"
        std_logic_vector(sum(3 downto 0)) & "0000" when "100",
        std_logic_vector(sum(2 downto 0)) & "00000" when "101",
        std logic vector(sum(1 downto 0)) & "000000" when "110",
        std_logic_vector(sum(0 downto 0)) & "0000000" when others;
process (sum, sum norm, z, 1 op)
begin
        if (sum(8) = '1') then
                e <= std_logic_vector(unsigned(z) + 1);
                fr \le sum(8 downto 1);
        elsif (l_op > unsigned(z)) then
                e \le (others => '0');
                fr \ll (others = > '0');
        else
               e <= std_logic_vector(unsigned(z) - l_op);</pre>
               fr <= std_logic_vector(sum_norm(7 downto 0));
        end if:
end process;
end Behavioral;
```

Листинг 5 – код тестов модуля сортировки

```
LIBRARY ieee:
USE ieee.std_logic_1164.ALL;
ENTITY lab2 test sort IS
END lab2 test sort;
ARCHITECTURE behavior OF lab2 test sort IS
  COMPONENT lab2
  PORT(
     a: IN std_logic;
     b: IN std_logic;
     c: IN std_logic_vector(3 downto 0);
     d: IN std logic vector(3 downto 0);
     e: IN std_logic_vector(7 downto 0);
     f: IN std_logic_vector(7 downto 0);
     g:OUT std_logic;
     h: OUT std logic;
     i: OUT std_logic_vector(3 downto 0);
     j: OUT std_logic_vector(3 downto 0);
     k: OUT std_logic_vector(7 downto 0);
     1: OUT std logic vector(7 downto 0)
  END COMPONENT;
  signal a : std_logic := '0';
  signal b : std_logic := '0';
  signal c : std_logic_vector(3 downto 0) := (others => '0');
  signal d : std_logic_vector(3 downto 0) := (others => '0');
  signal e : std_logic_vector(7 downto 0) := (others => '0');
  signal f : std_logic_vector(7 downto 0) := (others => '0');
  signal g: std_logic;
  signal h : std_logic;
  signal i : std logic vector(3 downto 0);
  signal j: std logic vector(3 downto 0);
 signal k : std_logic_vector(7 downto 0);
  signal 1: std logic vector(7 downto 0);
BEGIN
 uut: lab2 PORT MAP (
      a \Rightarrow a,
      b => b.
      c => c,
      d \Rightarrow d,
      e \Rightarrow e.
      f \Rightarrow f,
      g \Rightarrow g,
      h => h,
      i => i,
      j => j,
      k => k,
      1 => 1
 stim_proc: process
begin
-- hold reset state for 10 ns.
-- wait for 10 ns;
a \le '0';
b \le 0';
c <= "1010";
d \le "1001";
e <= "10000100";
f <= "10111010";
```

```
wait for 10 ns:
a \le 0';
b \le 0';
c <= "1001";
d \le "1010";
e <= "10111010";
f <= "10000100";
wait for 10 ns;
a \le '0';
b \le 0';
c <= "1010";
d \le "1010";
e <= "10111010";
f <= "10000100";
wait for 10 ns;.
a \le 0';
b \le 0';
c \le "1010";
d \le "1010";
e \le "10000100";
f <= "10111010";
wait for 10 ns;
end process;
END;
```



Рисунок 1 –прохождение тестов модуля сортировки

## Листинг 6 – код тестов модуля выравнивания порядков

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
ENTITY lab2_test_equals IS
```

```
END lab2_test_equals;
ARCHITECTURE behavior OF lab2_test_equals IS
   COMPONENT lab2_2
  PORT(
     z: IN std_logic_vector(3 downto 0);
     x: IN std_logic_vector(3 downto 0);
     n: IN std_logic_vector(7 downto 0);
     v: OUT std_logic_vector(7 downto 0)
                                                );
  END COMPONENT;
 signal z : std_logic_vector(3 downto 0) := (others => '0');
 signal x : std_logic_vector(3 downto 0) := (others => '0');
 signal n : std_logic_vector(7 downto 0) := (others => '0');
 signal v : std_logic_vector(7 downto 0);
BEGIN
 uut: lab2_2 PORT MAP (
      z => z
     x => x,
      n => n,
      v => v
 stim_proc: process
 begin
x \le "1000";
z \le "1010";
n \le "10000011";
wait for 10 ns;
wait;
 end process;
END;
   SE_14.7_VIRTUAL_MACHINE [Pa6otaet] - Oracle VM VirtualBo
```



Рисунок 2 –прохождение тестов модуля выравнивания порядков

Листинг 7 – код тестов модуля сложения

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
ENTITY lab2 test sum IS
END lab2_test_sum;
ARCHITECTURE behavior OF lab2_test_sum IS
  COMPONENT lab2_sum
  PORT(
     g: IN std_logic;
     k: IN std_logic;
     n: IN std_logic_vector(7 downto 0);
     v: IN std_logic_vector(7 downto 0);
     sum : OUT std_logic_vector(8 downto 0)
                                                  );
  END COMPONENT;
 signal g : std_logic := '0';
 signal k : std_logic := '0';
 signal n : std_logic_vector(7 downto 0) := (others => '0');
 signal v : std_logic_vector(7 downto 0) := (others => '0');
 signal sum : std_logic_vector(8 downto 0);
BEGIN
 uut: lab2_sum PORT MAP (
     g \Rightarrow g,
     k => k,
     n => n,
     v => v,
     sum => sum
                      );
stim_proc: process
begin
g \le '0';
k \le 0';
n <= "10010000";
v <= "10100111";
wait for 10 ns;
g <= '1';
k \le '1';
n <= "10010000";
v <= "10100111";
wait for 10 ns;
g \le '0';
k \le '1';
n <= "10100110";
v \le "00000110";
wait for 10 ns;
wait;
end process;
END;
```

Третий скрине



Рисунок 3 – результат прохождения тестов модуля сложения

#### Листинг 8 – код тестов модуля нормализации

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
ENTITY lab2_test_sum IS
END lab2_test_sum;
ARCHITECTURE behavior OF lab2_test_sum IS
  COMPONENT lab2 sum
  PORT(
     g: IN std_logic;
     k: IN std_logic;
     n: IN std_logic_vector(7 downto 0);
     v: IN std_logic_vector(7 downto 0);
     sum : OUT std_logic_vector(8 downto 0) );
  END COMPONENT;
 signal g : std_logic := '0';
 signal k : std logic := '0';
 signal n : std_logic_vector(7 downto 0) := (others => '0');
 signal v : std_logic_vector(7 downto 0) := (others => '0');
 signal sum: std_logic_vector(8 downto 0);
BEGIN
 uut: lab2_sum PORT MAP (
     g \Rightarrow g,
     k => k,
     n => n,
     v => v,
     sum => sum
                   );
```

```
stim_proc: process
begin
g \le '0';
k <= '0';
n <= "10010000";
v <= "10100111";
wait for 10 ns;
g <= '1';
k \le '1';
n \le "10010000";
v <= "10100111";
wait for 10 ns;
g \le '0';
k \le '1';
n <= "10100110";
v <= "00000110";
wait for 10 ns;
wait;
end process;
END;
```



Рисунок 4 –прохождение тестов модуля нормализации

## Листинг 9 – код сумматора

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
```

```
use IEEE.NUMERIC STD.ALL;
entity lab2 end is
  Port (a: in STD_LOGIC;
      b: in STD_LOGIC;
      c: in STD_LOGIC_vector(3 downto 0);
      d: in STD_LOGIC_vector(3 downto 0);
      e: in STD_LOGIC_vector(7 downto 0);
      f: in STD_LOGIc_vector(7 downto 0);
      a out: out STD LOGIC;
      c out : out STD LOGIc vector(3 downto 0);
      e_out : out STD_LOGIc_vector(7 downto 0));
end lab2 end;
architecture Behavioral of lab2_end is
signal g, h : std_logic;
signal i, j : std_logic_vector(3 downto 0);
signal m1, m2, m3, m4: std_logic_vector(7 downto 0);
signal sum : std_logic_vector(8 downto 0);
       component lab2 is
       Port (a:in STD_LOGIC;
      b: in STD LOGIC;
      c: in STD_LOGIC_vector(3 downto 0);
      d: in STD_LOGIC_vector(3 downto 0);
      e: in STD_LOGIC_vector(7 downto 0);
      f: in STD LOGIC vector(7 downto 0);
      g:out STD_LOGIC;
      h : out STD_LOGIC;
      i : out STD_LOGIC_vector(3 downto 0);
     j: out STD LOGIC vector(3 downto 0);
      k : out STD_LOGIC_vector(7 downto 0);
      1: out STD_LOGIC_vector(7 downto 0));
       end component;
       component lab2 2 is
       Port (z: in STD LOGIC vector(3 downto 0);
      x: in STD_LOGIC_vector(3 downto 0);
      n: in STD_LOGIC_vector(7 downto 0);
      v : out STD_LOGIC_vector(7 downto 0));
       end component;
       component lab2_sum is
       Port ( g: in STD_LOGIC;
      k: in STD LOGIC;
      n: in STD_LOGIC_vector (7 downto 0);
      v: in STD_LOGIC_vector (7 downto 0);
      sum : out STD_LOGIC_vector (8 downto 0));
       end component;
       component lab2_normal is
       Port ( sum : in STD_LOGIC_vector(8 downto 0);
      z: in STD_LOGIC_vector(3 downto 0);
      e: out STD LOGIC vector(3 downto 0);
      fr : out STD_LOGIC_vector(7 downto 0));
       end component;
       begin
       lab2 0: lab2
       port map (
```

```
c \Rightarrow c.
           d \Rightarrow d,
           e \Rightarrow e,
           f \Rightarrow f,
           a \Rightarrow a
          b \Rightarrow b,
          g \Rightarrow g,
          h \Rightarrow h,
          i => i.
          i => i,
          k => k,
          k \Rightarrow k;
          lab2_2_0: lab2_2
port map (
z \Rightarrow z,
x => x
n => n,
v \Rightarrow v);
lab2_sum_0: lab2_sum
port map (
g \Rightarrow g,
k => k,
n => n,
v => v.
sum => sum);
lab2_normal_0: lab2_normal
port map (
sum => sum,
z \Rightarrow z,
e \Rightarrow e,
fr => fr);
a out \leq g;
end Behavioral;
```

# Hаписать Test Bench для сумматора, включающий случаи указанные в задании

Было необходимо рассмотреть случаи сложения чисел с одинаковым знаком, чисел с разными знаками, а также случаи в котором пришлось бы выполнять нормализацию (уменьшать или увеличивать порядок после этапа сложения). Выражение, результат в десятичной системе и запись числа в нашем формате для каждого случая представлены в виде смешанного списка списка:

```
711(0.1010.10110001) + 300(0.1001.10010100) = 1011 (0.1010.11111011)
-39 (1.0110.10011100) + 711(0.1010.10110001) = 672(0.1010.10101000)
```

```
666(0.1010.10110100) + 711(0.1010.10110001) = 1377(0.1011.10110010)
```

-711(1.1010.10110001) + 956(0.1010.11101111) = 245(0.1000.11111000)

Тестовый модуль – Листинг 10

```
-- TestBench Template
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
--USE ieee.numeric std.ALL;
ENTITY testbench IS
END testbench;
 ARCHITECTURE behavior OF testbench IS
 -- Component Declaration
     COMPONENT lab2 end
     PORT(
                                             a_in: in STD_LOGIC;
                                              b in: in STD LOGIC;
                                              c_in : in STD_LOGIC_vector(3 downto 0);
                                              d_in : in STD_LOGIC_vector(3 downto 0);
                                              e_in : in STD_LOGIC_vector(7 downto 0);
                                              f in: in STD LOGIc vector(7 downto 0);
                                              a_out : out STD_LOGIC;
                                              c_out : out STD_LOGIc_vector(3 downto 0);
                                              e_out : out STD_LOGIc_vector(7 downto 0));
     END COMPONENT:
     signal a_in : std_logic := '0';
                      signal b in : std logic := '0';
                signal c in : std logic vector(3 downto 0) := (others => '0');
                signal d_in: std_logic_vector(3 downto 0) := (others => '0');
                signal e_in : std_logic_vector(7 downto 0) := (others => '0');
                signal f_in: std_logic_vector(7 downto 0) := (others => '0');
                      --Outputs
                signal a_out : std_logic;
                signal c_out : std_logic_vector(3 downto 0);
                signal e out : std logic vector(7 downto 0);
BEGIN
 -- Component Instantiation
     uut: lab2_end PORT MAP(
          a_{in}=>a_{in}
                                             b in=>b in,
                                             c_{in}=>c_{in}
                                             d_{in}=>d_{in}
                                             e_in=>e_in,
                                             f_in=>f_in
                                             a_out=>a_out,
                                             c_out=>c_out,
                                             e_out=>e_out
                                                                           );
 -- Test Bench Statements
   tb: PROCESS
```

```
BEGIN
                                            a_{in} < ='0';
                                            b_in<='0';
                                            c_in<="1010";
                                            d_in<="1001";
                                            e_in<="10110001";
                                            f_in<="10010100";
 wait for 10 ns;
                                            a_in<='0';
                                            b_in<='1';
                                            c_in<="1010";
                                            d_in<="0110";
                                            e_in<="10110001";
                                            f_in<="10011100";
 wait for 10 ns;
                                            a_in<='0';
                                            b_in<='0';
                                            c_in<="1010";
                                            d_in<="1010";
                                            e_in<="10110001";
                                            f_in<="10110100";
 wait for 10 ns;
                                            a_in<='1';
                                            b_in<='0';
                                            c_in<="1010";
                                            d_in<="1010";
                                            e_in<="10110001";
                                            f_in<="11101111";
 wait for 10 ns;
   wait; -- will wait forever
 END PROCESS tb:
-- End Test Bench
END;
```



Рисунок 5 –прохождение тестов сумматора

Логически устройство отработало верно, полученные значения совпали с ручными расчетами, необходимо перевести полученные результаты обратно в десятичный вид и сравнить с результатами расчетов в десятичной системе счисления. Результаты представлены в таблице ниже.

| Выражение                                             | Результат,<br>в<br>десятично<br>й СС | Результат в<br>формате с<br>плавающей точкой | Результат,<br>переведенн<br>ый в<br>десятичную<br>СС | Модуль<br>разниц<br>ы |
|-------------------------------------------------------|--------------------------------------|----------------------------------------------|------------------------------------------------------|-----------------------|
| 711(0.1010.10110001<br>)+<br>300(0.1001.10010100<br>) | 1011                                 | 0.1010.11111011                              | 1004                                                 | 7                     |
| -39<br>(1.0110.10011100) +<br>711(0.1010.10110001     | 672                                  | 0.1010.10101000                              | 672                                                  | 0                     |
| 666(0.1010.10110100<br>)+<br>711(0.1010.10110001<br>) | 1377                                 | 0.1011.10110010                              | 1424                                                 | 47                    |
| -711(1.1010.<br>10110001) +<br>956(0.1010.11101111    | 245                                  | 0.1000.11111000                              | 248                                                  | 3                     |

### Вывод

В ходе выполнения лабораторной работы по разработке сумматора чисел с плавающей точкой, были углублены знания языка VHDL и применения инструмента Xilinx ISE. Разработаны необходимые модули для выполнения сложения чисел с плавающей точкой, написаны и успешно пройдены тесты для проверки работоспособности. В конце было выполнено сравнение полученных результатов для оценки точности вычислений с плавающей точкой. Работа выполнена в полном объеме, что подтверждает усвоение принципов построения логических устройств и создания функциональных модулей.